[an error occurred while processing this directive]
|
Есть интерфейсы, где данные с клоком передаются по одной паре и приемная сторона бит-клок восстанавливает самостоятельно по переходам принятого сигнала. Тут без CDR не обойтись. У DVI же промежуточная схема: клок передается отдельно, но этот клок не битовый, а символьный. Т.е. для получения битового клока его достаточно умножить на размер символа (для DVI - 10 бит). Главная проблема при этом - фазовая подстройка полученных клоков под каналы данных. В спецификации способ подстройки не прописывается, так что выбор фазового детектора остается на усмотрение разработчика. А умножить частоту в n раз, получить из нее три клока и независимо двигать фазу каждого с мелким шагом альтеровские PLL вполне позволяют. Я не утверждаю, что реализация на Альтере возможна, но
выглядит DVI очень похоже на LVDS-шины c SERDES x10. Пропуская способность канала например у Stratix - 840Mbps.
E-mail: info@telesys.ru