[an error occurred while processing this directive]
AD9288 уже лежит на столе.
(«Телесистемы»: Конференция «Программируемые логические схемы и их применение»)
Отправлено
misyachniy
11 марта 2005 г. 15:57
В ответ на:
Другими словами хотите получить interleaving ADCs. IMHO - компромиссное решение. Может лучше подобрать АЦП с аналоговой полосой частот, превышающей требования вашей задачи и работать в undersampling mode?
отправлено Andy-P 11 марта 2005 г. 15:06
Составить ответ
|||
Конференция
|||
Архив
Ответы
1% Jitter-а и > 20 дБ SNR как не бывало.
—
PicoDev2
(11.03.2005 21:09,
пустое
)
А точнее SINAD ;О)
—
mse
(11.03.2005 22:05, 106 байт)
Выходит на PLL Cyclon ничего не получится :-( Jitter по паспорту при 100 мегарц 300 пикосекунд то есть 3%
—
misyachniy
(14.03.2005 14:30,
пустое
)
Почему "не получится" - это смотря что обрабатывать.
—
PicoDev2
(15.03.2005 00:10,
пустое
)
Хотелось прикрутит к CYCLON AD9288 на 100 Мгц. Наверное нужно искать генератор с низким Jitter.
—
misyachniy
(15.03.2005 11:19,
пустое
)
Согласен, точнее.
—
PicoDev2
(11.03.2005 23:18,
пустое
)
interleaving (чередование) - предъявляет церьезные требования к "одинаковости" АЦП, а главное к jitter.
—
PicoDev2
(11.03.2005 21:06,
пустое
)
Отправка ответа
Имя (обязательно):
Пароль:
E-mail:
Тема (обязательно):
Сообщение:
Ссылка на URL:
Название ссылки:
URL изображения:
Перейти к списку ответов
|||
Конференция
|||
Архив
|||
Главная страница
|||
Содержание
|||
Без кадра
E-mail:
info@telesys.ru