Разработка, производство и продажа радиоэлектронной аппаратуры
|
Карта сайта
|
Пишите нам
|
В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:
jobsmp@pochta.ru
Телесистемы
|
Электроника
|
Конференция «Программируемые логические схемы и их применение»
Ну для начала IUS не ориентирован на win вообще. А уж кого в нем симулировать - все равно, если скармливать нетлист с SDFом.
Отправлено
SM
04 июля 2007 г. 14:16
В ответ на:
Ответ:
отправлено <font color=gray>IL-76</font> 04 июля 2007 г. 13:29
Составить ответ
|
Вернуться на конференцию
Ответы
Сенкс
—
IL-76
(04.07.2007 14:30:38
82.135.195.129
,
пустое
)
на том же е-никсе 5.1 для виндовз был
—
yes
(04.07.2007 14:19:16
87.236.81.130
,
пустое
)
но по моему опыту работы с FPGA (xilinx only), моделсим гораздо удобнее. NC - это для всяких азик сайн-офф-ов, когда никакого гемороя не жалко
—
yes
(04.07.2007 14:21:8
87.236.81.130
,
пустое
)
А как у МоделСима с распараллеливанием симуляции на несколько процев (для Windows 32-bit)?
—
IL-76
(04.07.2007 14:29:23
82.135.195.129
,
пустое
)
по-моему так же как и у IUS и под линухом - никак, пока не сделано
—
yes
(04.07.2007 14:48:13
87.236.81.130
,
пустое
)
Беда.. а вот в Моделсиме(+)
—
IL-76
(04.07.2007 15:13:11
82.135.195.129
, 321 байт)
Можно, и даже успешно. Самое приятное, что нормальная модель памяти даже ошибки показывает во времянках, причем не простые setup-hold, а и RAStoCAS delay violation etc. Также на этом этапе удобно внести посчитанные в Hyperlynx задержки на печатной плате - они существенно влияют. Если сильно надо, могу дать пример тест-бенча для совместной симуляции контроллера DDR и модуля DIMM.
—
Doppler
(05.07.2007 12:14:14
83.85.132.107
,
пустое
)
о, это как раз то что надо. А то я пока в очень общих чертах представляю как это может выглядеть (+)
—
IL-76
(05.07.2007 13:41:52
82.135.195.129
, 66 байт)
Выслал.
—
Doppler
(05.07.2007 16:19:58
83.85.132.107
,
пустое
)
Получил, большое спасибо! Буду изучать.
—
IL-76
(05.07.2007 16:52:59
82.135.195.129
,
пустое
)
да хоть четыре разных SDRAM подключеных к четырем разным контроллерам, btw модели sdram можно взять у производителей
—
yes
(04.07.2007 16:00:27
87.236.81.130
,
пустое
)
А моделирование только функциональное или с учетом конкретной разводки в фпга, ио-таймингов и прочих сетап-холдов. это как-то передается после фиттера или только исходник на hdl-е?
—
IL-76
(04.07.2007 16:19:32
82.135.195.129
,
пустое
)
Если поставить галку в правильном месте, то после разводки ФПГА сформируется HDL нетлист, и SDF файл при нем. Вот эту совокупность и запускаете на моделирование. Все задержки правильны и реальны. Что сказать. Грызите гранит науки...и Tool Flow
—
Doppler
(05.07.2007 16:24:19
83.85.132.107
,
пустое
)
Главное что это возможно, а с кнопками и флоу попробуем разобраться )
—
IL-76
(05.07.2007 16:56:34
82.135.195.129
,
пустое
)
должен быть тул, который экстрактирует :) из проекта нетлист и sdf с учетом разводки/таймингов и прочих сетап/холдов
—
yes
(04.07.2007 17:27:37
87.236.81.130
, 91 байт)
ага, это интересно. (+)
—
IL-76
(04.07.2007 17:39:33
82.135.195.129
, 281 байт)
да хоть из 100, только некий топ уровень, в котором эти связи между фпга, самому надо писать
—
yes
(04.07.2007 21:27:14
87.236.81.130
, 82 байт)
Понятно. Спасибо!
—
IL-76
(05.07.2007 13:01:37
82.135.195.129
,
пустое
)
Отправка ответа
Имя*:
Пароль:
E-mail:
Тема*:
Сообщение:
Ссылка на URL:
URL изображения:
если вы незарегистрированный на форуме пользователь, то
для успешного добавления сообщения заполните поле, как указано ниже:
введите число 56:
Перейти к списку ответов
|
Конференция
|
Раздел "Электроника"
|
Главная страница
|
Карта сайта
Web
telesys.ru