Господа. Мне дали небольшой проект на FPGA EP1K50. Надо реализовать в нем SRAM 1кБайт и еще немного мелочи типа делителей, счетчиков и т.д. Одно внешнее устройство будет в SRAM писать, другое будет из SRAM читать. Запись и чтение будут в разные моменты времени, поэтому даже нет смысла делать ее двухпортовой. Можно сделать обычной, с коммутируемым адресом. Что-то типа lpm_ram_dq. На чем это лучше сделать: MAX+plus или Quartus, VHDL или Verilog? Уровень владения мною указанными пакетами и языками достаточно низкий, чтобы можно было начинать учить любой.