Телесистемы
 Разработка, производство и продажа радиоэлектронной аппаратуры
На главную   | Карта сайта | Пишите нам | В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:jobsmp@pochta.ru

Телесистемы | Электроника | Конференция «Программируемые логические схемы и их применение»

FPGA и асинхронная память

Отправлено Dmitry 12 января 2009 г. 13:18


К Cyclone требуется подключить внешнюю статическую память (8-10 нс),
работающую на частоте 100 МГц (запись и чтение, с запаздыванием на
2-3 такта, разумеется, без запаздывания вероятно не получится).
Выводы произвольные, не обязательно от внутреннего контроллера
памяти (неудобно разбросан, плохо разводить).

Раньше подобное уже делал, приходилось постоянно моделировать в
симуляторе, чтобы не нарушались задержки и отношения между
управляющими сигналами, адресом и данными.

- Собственно вопросы.

1) Моделировать надоело, хочется чтобы компилятор сам все проверял,
как и для внутренней синхронной логики. Какие ограничения и
где задать ( в Quartus 7.2 ) ? Или, например, ссылка на пример.
2) Возможно ли делать симуляцию с имитацией внешних устройств
(той же памяти, например, с предустановленными данными)?
В некоторых случаях, пока нарисуешь все сигналы, опухнуть можно.



Составить ответ | Вернуться на конференцию.

Ответы


Отправка ответа
Имя*: 
Пароль: 
E-mail: 
Тема*:

Сообщение:

Ссылка на URL: 
URL изображения: 

если вы незарегистрированный на форуме пользователь, то
для успешного добавления сообщения заполните поле, как указано ниже:
введите число 93:

Перейти к списку ответов | Конференция | Раздел "Электроника" | Главная страница | Карта сайта

Rambler's Top100 Рейтинг@Mail.ru
 
Web telesys.ru