[an error occurred while processing this directive]
|
Выход PLL использую в качестве глобальной частоты синхронизации проекта. Некоторые сигналы на входах/выходах тоже тактируются этой частотой.
Вопрос следующий - как для этих выводов задать и проанализировать временные параметры Tsu и Tco (т.е. по отношению к внутреннему клоку, являющемуся выходом PLL, а не внешней входной частотой) ?
В хелпе у Альтеры вроде сказано, что Tco считается как pin-to-pin задержка. Как быть в данной ситуации, когда клок внутренний?
Спасибо.
С уважением, Михаил.
E-mail: info@telesys.ru