[an error occurred while processing this directive]
Ответ: Это в квартусе: Когда делаете проект, то квартус позволяет часть ресурсов ПЛИС сконфигурировать как логический анализатор.
(«Телесистемы»: Конференция 'Микроконтроллеры и их применение')

миниатюрный аудио-видеорекордер mAVR

Отправлено Artem-1.6E-19 02 марта 2006 г. 18:14
В ответ на: Простите, а что значит "внутренний логический анализатор"? ткните где про это прочитать в датащите если не сложно отправлено <font color=gray>OlegPowerC</font> 02 марта 2006 г. 17:12

И потом через JATG смотреть что там происходит. В вашем случае лучше использовать FIFO которое в ПЛИС,это 200 мегагерц вроде по максимому, потом, если вам 8 бит нужно, то эти 8 бит вы распаралеливаете на 32 бита. Это уже будет 50 мегагерц, или 20 наносекунд. Тоесть ставите к примеру статику на 10 наносекунд и мультиплексированием получаете двухпортовую память: 10 нан происходит сброс данных из фифо и другие 10 работа с собственно ОЗУ со стороны хоста. Так можно малой кровью сделать логический анализатор к примеру в мегабайт на 200 мегагерц семплированием.

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 
NoIX ключ Запомнить

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Rambler's Top100 Рейтинг@Mail.ru
Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание

E-mail: info@telesys.ru