[an error occurred while processing this directive]
[an error occurred while processing this directive]
|
FEATURES
• High-speed 300 MHz, 356 MHz, and 400 MHz
clocks with 2x data rates
• 1.6 GB/s peak I/O bandwidth
• Rambus ® signaling level (RSL) using differential
300 MHz, 356 MHz, and 400 MHz transmit and
receive clocks
• Packet-oriented Rambus protocol transmitted in
8-bit-long packets
• Separate control (8-bit) and data (18-bit) buses for
increased data bandwidth capability
• Control bus with separate row (3-bit) and column
(5-bit) buses for easier command scheduling
• Programmable output delay timing for roundtrip
delay of one to five cycles
• Support for up to four simultaneous transactions
(within bank restrictions)
• Write buffer to reduce READ latency
• Three precharge mechanisms for controller
flexibility
84-PIN FBGA
Правда это касается исходной памяти. Модули RIMM могут иметь уже худшую производительность из-за разводки/коннектора на самом модуле.
А что касается исходной задачи - чего проще растянуть данные АЦП в шину большей разрядности со снижением тактовой частоты....
E-mail: info@telesys.ru