// dst4,dst3,dst2,dst1 + src4,src3,src2,src1 -> dst5,dst4,dst3,dst2,dst1
XOR dst5
ADD dst1,src1
JNC A1
ADC dst2
JNZ A1
MOV dst2,src2
JMP A2
A1: ADD dst2,src2
A2: JNC A3
ADC dst3
JNZ A3
MOV dst3,src3
JMP A4
A3: ADD dst3,src3
A4: JNC A5
ADC dst4
JNZ A5
MOV dst4,src4
JMP A6
A5: ADD dst4,src4
A6: JNC A7
ADC dst5
BIC
A7: RTS