[an error occurred while processing this directive]
|
в общем я это виже себе так:
на ISA сидят 2 два регистра доступных для записи, их выхода соединены с Megой и два шинных формирователя для чтения из Меги.
первая пара шинник-регистр образуют порт ввода-вывода данных, вторая пара-образует порт состояния.
Если комп хочет что-то передать Меге - он должен опросить буфер состояния и если Мега готова - записывает это в порт данных и какой-то бит в порт состояния. Мега читает эти два порта и переписывает байт себе.
Если мега хочет что-то передать компу - она выставляет в буфер данных это значение и затем бит готовности в буфер состояния. Комп определяет этот бит готовности и считывает данные.
ЖУть какая-то
Может кто-чего делал подобное и может предложить способ проще???
E-mail: info@telesys.ru