[an error occurred while processing this directive]
Используй ROC-специальный компонент lib Xilinx, для этого и предназначенный и не лепи всякие одновибраторы
(«Телесистемы»: Конференция «Языки описания аппаратуры (VHDL и др.))
Отправлено
ROC
13 февраля 2004 г. 13:00
В ответ на:
Установка начальных значений сигналов в FPGA.
отправлено paha 13 февраля 2004 г. 10:58
Составить ответ
|||
Конференция
|||
Архив
Ответы
Ответ: Уважаемый ROC внимательно читайте мат. часть - этот компонент применяется ТОЛЬКО для симуляции,причем на VHDL. Чтобы не быть голословным см. ссылку.А "лепить" что-то прийдется.
—
OC
(13.02.2004 16:27,
пустое
,
ссылка
)
Уважаемый ОС, матчасть я давно уже изучил, чего и Вам желаю. А вот понять суть явления Вам следовало бы - все триггера проекта, устанавливаются в predefined состояние по окончанию конфигурации ПЛИС в процессе процедуры StartUp, а вот эмулировать эту ситуацию как раз ROC для моделирования и позволяет, чего ещё нужно-то?
—
ROC
(16.02.2004 10:59,
пустое
)
Ответ: Долго читал документацию- вы правы. Спасибо,за информацию.
—
ОС
(16.02.2004 13:02,
пустое
)
Читаем, что этот сигнал ROC "подражает" функции внутреннего сигнала сброса во время конфигурации кристалла. У меня всегда и все триггера устанавливаются в то состояние которое задаю сбросом от ROCa, можно проверить в FPGA-editor начальное состояние любого триггера схемы, но...
—
Slavko
(13.02.2004 20:25, 252 байт)
Ответ: А что за "ROC-специальный компонент lib Xilinx". Имеешь ввиду компонент Startup?
—
paha
(13.02.2004 15:35,
пустое
)
Ответ: Нет. Это другое. См. ссылку.
—
ОС
(13.02.2004 16:40,
пустое
,
ссылка
)
Отправка ответа
Имя (обязательно):
Пароль:
E-mail:
Тема (обязательно):
Сообщение:
Ссылка на URL:
Название ссылки:
URL изображения:
Перейти к списку ответов
|||
Конференция
|||
Архив
|||
Главная страница
|||
Содержание
|||
Без кадра
E-mail:
info@telesys.ru