[an error occurred while processing this directive]
[an error occurred while processing this directive]
|
Нужен LPM 'clkboost' (?или 'clklock' - забыл, к сожал.), который имеет два параметра (названия параметров не гарантир. на 100%): Input_frequency и Multiply_by - с этим все ясно. На LPM должна поступать частота со входа GCLK1. Умноженный выход можно подавать на CLK регистров, никуда иначе, нельзя даже инвертировать, тем более выводить наружу. Допустимые значения входной частоты нужно посм. в Datasheet, но Max+ предупредит, если она не в 'рамках'.
НО, PLL есть только в чипах (беру современные) FLEX10KE с суффиксом X, в ACEX 1K начиная со speedgrade '-2', APEX с суффиксом X. В PLD MAX7000 и MAX3000 - не знаю, бывают ли, нужно смотреть datasheet.
P.S. Я умножал только на 2 в ACEX (28->56MHz).
E-mail: info@telesys.ru