[an error occurred while processing this directive]
|
Писал проэкт под Spartan2 - все было нормально!!! Теперь нужно переложить все написанное на Spartan3 - но появились глюки, которые я не смог побороть!!! Суть глюка состоит в том, что один и тот же кусок программы работает (в симуляторе) для Spartan2 и не работает для Spartan3!!! Я уже спрашивал об этом чуть раньше - но мне никтоничего вразумительного не ответил. Раньше я использовал ISE/WebPack 6.2 совместно с ActiveHDL 6.2 Грешил на ПО - думал устаревшее!!!. Сейчас поставил ISE/WebPack 7.1 sp4 и ActiveHDL 7.1 sp2. Глюк тот же самый.
Привожу самый элементарный пример - паралельно-последовательный сдвиговый регистр - проще уже некуда!!! Если выбрать Spartan2 - все ок. Но если в синтезе выбрать Spartan3 то после имплементации диаграммы не строятся -
data_out = 'X'
К стати - если диаграммі строить после синтеза для Spartan3 то тоже все ок.
LIBRARY ieee;
USE ieee.std_logic_1164.all;
USE ieee.std_logic_arith.all;
ENTITY data_out IS
PORT (
clk : in std_logic;
reset : in std_logic;
data_in : IN std_logic_vector (7 downto 0);
data_out : OUT std_logic);
END data_out;
ARCHITECTURE max OF data_out IS
signal count : integer range 7 downto 0;
BEGIN
process (reset,clk)
begin
if (reset = '0') then
count <= 7;
data_out <= '0';
elsif (clk'event and clk = '0') then
data_out <= data_in(count);
count <= count - 1;
end if;
end process;
END max;
Исли кто чего знает - подскажите пожалуйста. Очень нужно!!!
За ранее большое спасибо!!!
E-mail: info@telesys.ru