[an error occurred while processing this directive]
|
код для микропроцессора, автор которого не думал, как он ляжет на архитектуру? Согласен, есть много задач, для которых скорость исполнения и объем программы для микроконтроллера уже не важны. Так же как и есть задачи для FPGA, для которых не важно, насколько оптимально они реализованы физически. И есть задачи, которые приходится сильно оптимизировать, выжимая доли процента. Так что, и здесь все очень похоже.
capacitive load - это синтезируемая конструкция? Подозреваю, что нет. Хорошо, что в Верилоге также встроены инструменты для моделироания некоторой физики, и на нем можно написать также модели компонентов с нетривиальной динамикой - тем более, что изначально он создавался именно как язык для моделироания :)
FPGA, конечно, частный случай. Вы, например, разводите свои кристаллы. У Вас гораздо больше собственно электроники - на нижнем уровне. Тем не менее на уровне Верилога это все-таки программирование. А потом, первый компьютер тоже программировали проводами. И очень круто оптимизировали для него программы - размер кода был критичен :)
E-mail: info@telesys.ru