Разработка, производство и продажа радиоэлектронной аппаратуры
|
Требуется программист в Зеленограде - обработка данных с датчиков; ColdFire; 40 тыс.
e-mail: jobsmp@pochta.ru
|
Посоветуйте инструментарий для описание конеченого автомата на основе памяти ПЛИС
Отправлено
Sandwich 10 мая 2009, г. 10:53
На VHDL достаточно просто описать конечный автомат (FSM), который будет синтезирован на логических ячёйках ПЛИСа. Я это делал многократно (под Квартус, Active-HDL). Теперь стоит задача описать достаточно сложный FSM (порядка 120 состояний и около 50-ти условий перехода) с экономным расходованием ячеек плиса, чтобы таблицу переходов и таблицу выходных воздействий FSM синтезировать в блоках памяти ПЛИС (на ячейках лишь синтезировать загружаемый счётчик состояний и регистр выходных сигналов).
ВОПРОС: Какой инструментарий для этого использовать, чтобы достаточно удобно можно было бы редактировать описание FSM?
Неужели в рукопашную нужно писать классический 2-х проходный компилятор для этого "процессора"? Связываться с масштабируемым процессором NIOS, кажется, тоже бессмысленно, поскольку это совсем не экономное по ячейкам решение... Посоветуйте чего-нибудь, плиз.
Составить ответ | Вернуться на конференцию.
Ответы
- У Альтеры есть простой секвенсер... А я делаю софт процессоры для таких случаев.. - iosifk. (22.05.2009, 10:56:52 83.68.39.153, пустое)
- Можно попробовать ActiveHDL в (виде блок схемы) .asf? - ++ (20.05.2009, 11:03:28 10.0.1.115,212.45.31.226, пустое)
- В ISE есть опция "FSM style". Но никогда не пробівал, попробуйте. - V61 (12.05.2009, 10:15:22 10.18.48.13,77.47.192.42, пустое)
- Сам как-то пробовал искать по микропрограмным автоматам - Builder (11.05.2009, 18:33:17 192.168.9.138,81.25.47.235, 438 байт)