[an error occurred while processing this directive] [an error occurred while processing this directive]
Ответ:
(«Телесистемы»: Конференция «Цифровые сигнальные процессоры (DSP) и их применение»)
[an error occurred while processing this directive] [an error occurred while processing this directive]

Отправлено ВН 21 мая 2002 г. 17:03
В ответ на: Да нет, в данном случае AD честно пишет частоту тактирования ядра: отправлено Vallav 21 мая 2002 г. 16:01

О таком стандарте впервые слышу. А сомнения насчет увосьмеренного клока в ядре у меня по след. соображениям.
1. Поток команд - одна исполняется, вторая извлекается.
2. Наличие мультплексора адреса команды после программного счетчика.
3. Вход данных программного счетчика либо с выхода его же выходного мультиплексора (п.2), либо прямо с PMA bus.
4. Чтение регистров в начале цикла, запись в конце.
Все из UM.
Нафиг нужна, при этих особенностях, такая высокая частота ядра.
Дополнительно еще 2 пункта, обосновывающие мои сомнения.
1. Нигде в AD-шной документации не встречал даже упоминания об этом.
2. С чужих слов. Сам не проверял, да и не занимаюсь такими проверками-экспериментами принципально. По поводу PLL. Речь шла тогда об ADSP2181. Суть - PLL у ADSP2181 довольно странная. При подаче на CLKIN низкочастотного клока, выход CLKOUT очень напоминает CLKOUT при какой-нибудь idle. Т.е. не меандр, а редкие короткие импульсы с периодом=0.5 CLKIN. Такое впечатление, что вместо PLL стоят формирователи, запускаемые обоими фронтами CLKIN (по моему - вряд ли формирователи). Процессор работает. Не помню, правда, а может и не спрашивал, когда низкую частоту подавали -сразу после питания, или меняли в процессе работы. И насколько низкую.


Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание  |||  Без кадра

E-mail: info@telesys.ru